[IC]Synopsys软件介绍

Synopsys软件介绍

Synopsys的产品线介绍

  • Synopsys的产品线覆盖了整个IC设计流程,使客户从设计规范到芯片生产都能用到完备的最高水平设计工具。公司主要开发和支持基于两个主要平台的产品, Galaxy设计平台和Discovery验证平台。这些平台为客户实现先进的集成电路设计和验证提供了整套综合性的工具。
  • Synopsys解决方案包括:
      · System Creation(系统生成)
      · System Verification and Analysis(系统验证与分析)
      · Design Planning(设计规划)
      · Physical Synthesis(物理综合)
      · Design for Manufacturing(可制造设计)
      · Design for Verification(可验证设计)
      · Test Automation(自动化测试)
      · Deep Submicron, Signal and Layout Integrity(深亚微米技术、信号与规划完整性技术)
      · Intellectual Property and Design Reuse Technology(IP 核与设计重用技术)
      · Standard and Custom Block Design(标准和定制模块设计)
      · Chip Assembly(芯片集成)
      · Final Verification(最终验证)
      · Fabrication and Packaging(制造与封装设计工具)
      · Technology CAD(TCAD)(工艺计算机辅助设计技术)
  • 主要包括以下工具:

Custom Compiler

  • Custom Compiler™ 设计环境是一个__全定制模拟,定制数字和混合信号 IC 设计__的现代解决方案。作为新思科技定制设计平台的核心,Custom Compiler提供__设计输入,模拟管理和分析,以及定制布局编辑功能__。它提供业界领先的生产力,性能和易用性,同时易于为传统工具的用户采用。
  • 链接 :: Custom Compiler

Custom WaveView

  • Custom WaveView™ 是一个针对模拟和混合信号 IC 的__图形化波形观测仪和仿真后处理工具__。Custom WaveView 的功能包括快速加载、显示滚动、大型波形文件的缩放、多种仿真器格式支持及一系列丰富的模拟和混合信号分析功能。
  • 链接 :: Custom WaveView

FineSim

  • FineSim 是一款高性能的加速__SPICE 仿真器__。FineSim 独特的多核/多机仿真功能使用户能够大幅度提高仿真性能和容量。FineSim 非常适合模拟大型复杂模拟电路以及 DRAM/SRAM/闪存设计。FineSim 与其仿真环境相结合,提供加速的 SPICE 仿真解决方案,可提高生产效率。
  • 链接 :: FineSim

Formality

  • Formality® 是一款__等效性检查__ (EC) 解决方案,该解决方案使用形式静态技术来确定某一设计的两个版本之间是否具有等效功能。 当今的设计规模大、复杂度高,同时面临时序、面积、功耗和进度等诸多挑战,要求最新、最先进的综合优化必须可被完全验证。Formality 支持所有 DC Ultra 和 Design Compiler Graphical 的优化,因此可提供完全可验证的最佳结果质量。Formality 支持对上电和断电状态、多电压、多电源和门控时钟设计进行验证。
  • 链接 :: Formality

Fusion Complier

  • Fusion Complier是一个创新的 RTL-to-GDSII 产品,将赋能数字设计实现的新时代,提供新级别的可预测的结果质量,以应对业界最先进设计带来的挑战。它的统一架构在整个 RTL-to-GDSII 流程中能够共享技术,达成一个高度融合的系统,能够将 QoR提高 20%,并将 TTR 缩短 2 倍。
  • 链接 :: Fusion Complier

HSPICE

  • HSPICE 是业界__精确电路仿真__领域的“黄金标准”,它提供一流的仿真及分析算法,使用经代工厂认证过的 MOS 器件模型进行仿真。HSPICE 仿真器拥有 25 年以上成功的设计投片经验,是业界最值得信赖和最全面的电路仿真器。
  • 链接 :: HSPICE

IC Compiler

  • (ICC为上一代的物理设计/布局和布线工具,目前可以考虑迁移到ICC2)

IC Compiler II

  • IC Compiler™ II 是行业领先的__布局布线解决方案__,可以让所有市场垂直领域中采用各类工艺技术的新一代设计获得一流的结果质量 (QoR),同时达到前所未有的工作效率。IC Compiler II 包括扁平化和层次化设计规划的创新、早期设计探索、拥塞感知布局和优化、时钟树综合、先进节点布线收敛、制造符合性和签核 (signoff) 收敛。
  • 链接 :: IC Compiler II

ICWBEV+

  • IC WorkBench Edit/View Plus (ICWBEV+) 是一款强大的__分层布局可视化和分析工具__。用户可使用该工具查看和编辑从小型 IP 模块到完整芯片数据库的 GDSII 和 OASIS 布局。
  • 链接 :: https://www.synopsys.com/zh-cn/silicon/mask-synthesis/ic-workbench-editview-plus.html
    (ICWBEV结合Sentaurus TCAD能够实现从版图直接生成器件结构)

jedit-sentaurus-customization

  • (Synopsys为sentaurus TCAD提供了代码段/宏生成工具sentaurus-customization,以插件形式集成到开源的jedit编辑器中,用于快速生成sde/sdevice/snmash/inspect等工具的命令脚本)

Library Compiler

  • 将标准单元库的.lib文本文件转化为二进制.db文件,得到非线性延时模型用于DC综合)

PrimePower

  • PrimePower是一种针对复杂百万门级设计的__动态全芯片功耗验证工具__,具有门级功耗分析的能力。PrimePower能准确而有效地验证ASIC/SOC设计中平均和峰值功耗。PrimePower全面的功耗验证帮助工程师选择正确的封装方案,决定散热要求,确证设计正确。The Synopsys PrimePower product family enables accurate __power analysis for block-level and full-chip designs starting from RTL, through the different stages of implementation, and leading to power signoff.
  • 链接 :: https://www.synopsys.com/implementation-and-signoff/signoff/primepower.html

PrimeTime

  • PrimeTime是针对复杂、百万门芯片进行全芯片、门级__静态时序分析__的工具。PrimeTime 静态时序分析工具是在__时序、信号完整性、功耗和变异感知分析方面__值得信赖的金牌签核 (signoff) 解决方案。它可提供达到 HSPICE® 精准度的签核分析,可在送交制造之前明确地定位问题,因此可以降低风险,并确保设计完整性和降低设计费用。该业界黄金标准可节省无论大小芯片的设计开发过程中的宝贵时间,加快设计周转,同时凭借高度可预见性和最高的精度确保流片一次成功,从而大大提高各个团队的生产效率。
  • 链接 :: PrimeTime

Synplify, Identify

  • __FPGA设计综合解决方案__提供 Synplify Pro® 和 Synplify® Premier,通过深度调试可见性、增量设计、广泛的语言支持以及基于 FPGA设计的产品的最佳性能和面积,缩短硬件的出货时间。
  • 链接 :: Synplify, Identify

Synopsys Common License

  • SCL是Synopsys设计平台通用__License管理工具__。

StarRC

  • StarRC™ 是 EDA 行业__寄生参数提取__的黄金标准。作为 Synopsys 设计平台的重要组成部分,它为SoC、定制数字、模拟/混合信号和存储器 IC 设计提供硅片级精度的高性能提取解决方案。StarRC 针对 16 nm、14 nm、10 nm、7 nm 及更高制程的先进工艺技术提供物理效果建模。它能无缝集成到行业标准的数字和定制实施系统、时序、信号完整性、功耗、物理验证和电路仿真流程,具有无可匹敌的易用性和高效率,从而能够加快设计收敛及签核验证。
  • 链接 :: StarRC

Design Compiler

  • Design Compiler为Synopsys公司__逻辑合成工具__。Design Compiler 系列产品通过其完整的 RTL 综合和测试解决方案,最大化生产效率。
  • 链接 ::Design Compiler

Sentaurus TCAD

  • 计算机辅助设计 (TCAD) 是指__利用计算机仿真技术,开发及优化半导体器件及其加工技术__。新思科技提供了全面的产品套件,包括行业领先的工艺及器件仿真工具、及管理仿真任务和分析仿真结果的强大 GUI 驱动仿真环境。TCAD 工艺及器件仿真工具支持各类器件的应用,如 CMOS、功率、存储器、图像传感器、太阳能电池及仿真/RF 器件。此外,还提供互连建模和提取工具,提供优化芯片性能所需的重要寄生参数信息。
  • 链接 :: Sentaurus TCAD

TestMAX

  • TestMAX™ 系列产品为半导体器件中的所有数字,存储器和模拟部分提供创新及先进的__测试和诊断功能__。 TestMAX系列提供为汽车测试自动化和功能安全的独特功能,亦可利用许多设计中常见的高速接口提高测试带宽, 增加测试效率。
  • 链接 :: TestMAX

VCS, VCS-mx

  • VCS是__编译型Verilog模拟器__,它完全支持OVI标准的Verilog HDL语言、PLI和SDF。VCS 可提供业内最高性能的仿真引擎、约束条件解算器引擎。VCS 仿真引擎能够原生地充分利用当前的多核和众核 X86 处理器,配备最先进的细粒度并行 (FGP) 技术,通过在运行时间配置更多芯核,让用户能够轻易地加快频繁调用的长周期测试。
  • 链接 :: VCS

VC-VIP

  • Synopsys VC 验证 IP (VIP) 让验证工程师能够根据要求使用业内最新的协议、接口和存储器来验证他们的 SoC 设计。Synopsys VIP 已在数以千计的项目中部署,支持 Arm® AMBA®、CCIX、以太网、MIPI®、PCIe®、USB、DRAM 和 FLASH 存储器、车用、显示、储存及其他总线/接口协议。
  • 链接 :: VC-VIP

Verdi

  • Verdi __自动化调试系统__是 Verdi SoC 调试平台的核心,可为所有设计和验证流程提供全面的调试功能。它包括强大的技术,可帮助您理解复杂和不熟悉的设计行为,自动化繁琐的调试流程,统一各种复杂的设计环境。
  • 链接 :: Verdi

CustomSim

  • CustomSim™ FastSPICE 仿真器可为包括定制数字、存储器和模拟/混合信号电路在内的所有种类的设计,提供卓越的验证性能及容量。综合产品包括用于本地电路检查、功率、信号和 MOS 可靠性分析以及混合信号仿真的高级分析选项。CustomSim 结合其仿真环境提供了一个完整的__混合信号验证__解决方案,可提高生产力。
  • 链接 :: CustomSim

galaxy_docs

  • Synopsys Implementation and Signoff Documentation (PDF)